Termine | HDL FRÜHSCHOPPEN

Trias Logo
Mentor Logo

Technische Themen rund um FPGA und IC Design

Portable Stimulus

Wir möchten Sie recht herzlich zu unseren HDL Frühschoppen einladen, bei denen wir Sie in Zusammenarbeit mit Mentor – A Siemens Business über das Thema Portable Stimulus informieren.

Der „Portable Test and Stimulus Standard“ (PSS) definiert eine Spezifikation, um abstrakte und einfach wiederverwendbare Darstellungen von Stimulus- und Testszenarien zu erstellen. Bei der Verwendung von PSS wird eine einzige Beschreibung der Verifikationsabsicht definiert und das Tool generiert wiederverwendbare Stimuli auf Szenarioebene, die in Simulation, Emulation und anderen Verifikationsbereichen verwendet werden können. Durch die Verwendung von PSS werden Tests mit höherer Qualität erstellt, Wiederholungen und Redundanzen kontrolliert und die Testabdeckung um das Zehnfache schneller erreicht.

Stefan Bauer, einer der Verifikationsexperten von Mentor, wird während des Frühschoppens diesen neuen Standard vorstellen und zeigen, wie PSS ausgehend von einem einzelnen abstrakten Modell bei Tests auf Systemebene für SystemVerilog / UVM-, VHDL- und sogar C-basierte Verifikationsumgebungen eingesetzt werden kann.

Und das Beste: Diese Veranstaltung ist kostenlos.

Ein Frühschoppen lebt nicht nur vom Kulinarischen, sondern sollte auch in einer freundlichen und interessanten Umgebung stattfinden.

Wir laden Sie in traditionelle Lokalitäten zum HDL Frühschoppen ein:

MUSEUMSSCHIFF RICKMER RICKMERS

Quelle: Arnold Plesse - Selbst fotografiert I Wikipedia Rickmer Rickmers (Schiff)

Museumsschiff Rickmer Rickmers

17.Oktober 2018 I Hamburg

Bei den St. Pauli Landungsbrücken
Ponton 1a / Fiete-Schmidt-Anleger
20359 Hamburg

Sie haben die Möglichkeit, nach der Veranstaltung das Museumsschiff zu besichtigen.

HOFBRÄUHAUS MÜNCHEN

Quelle: Kiban - foto personale

Hofbräuhaus München

18.Oktober 2018 I München

Platzl 9
80331 München

AGENDA

  • 09:30 Anmeldung / Willkommen
  • 10:00 Technischer Vortrag - Portable Stimulus für VHDL-, SystemVerilog- und C-basierte Verifikationsumgebungen
  • 12:00 Mittagessen (Networking, Q & A)
  • Ende offen / voraussichtlicher Veranstaltungsschluss  13:30
anmelden

Datenschutzerklärung*
Ich habe die Datenschutzerklärung der TRIAS mikroelektronik GmbH zur Kenntnis genommen und stimme zu, dass meine Angaben und Daten zur Beantwortung meiner Anfrage elektronisch erhoben und gespeichert werden.

Mit * gekennzeichnete Felder sind Pflichtfelder und müssen ausgefüllt werden.